својства на производот:
ТИП | ОПИШИ |
категорија | Интегрирано коло (IC) Вградени - Микроконтролери |
производителот | NXP USA Inc. |
серија | MPC56xx Qorivva |
Пакет | послужавник |
статус на производот | на залиха |
јадро процесор | e200z0h |
Спецификација на јадрото | 32-битни едно јадро |
брзина | 64 MHz |
Поврзување | CANbus, I²C, LIN, SCI, SPI |
Периферни уреди | DMA, POR, PWM, WDT |
Број на I/O | 79 |
Капацитет за складирање на програми | 512 KB (512 K x 8) |
Тип на програмска меморија | блиц |
Капацитет EEPROM | 64K x 8 |
Големина на RAM меморија | 32K x 8 |
Напон - Напојување (Vcc/Vdd) | 3V ~ 5,5V |
конвертор на податоци | A/D 28x10b |
Тип на осцилатор | внатрешен |
Работна температура | -40°C ~ 85°C (TA) |
тип на инсталација | Тип на површинска монтажа |
Пакет/Прилог | 100-LQFP |
Пакување на уреди на добавувачот | 100-LQFP (14x14) |
Основен број на производ | SPC5604 |
Класификација за животна средина и извоз:
АТРИБУТИ | ОПИШИ |
RoHS статус | Во согласност со спецификацијата ROHS3 |
Ниво на чувствителност на влага (MSL) | 3 (168 часа) |
Статус REACH | Производи кои не се REACH |
БЕГАЈ | 3A991A2 |
HTSUS | 8542.31.0001 |
Карактеристики:
• Едно прашање, 32-битен комплекс на јадро на процесорот (e200z0)
– Во согласност со вградениот Power Architecture®
категорија
– Вклучува сет на инструкции што овозможува подобрување
кодирање со променлива должина (VLE) за отпечаток на големината на кодот
намалување.Со опционално кодирање на мешани 16-битни
и 32-битни инструкции, тоа е можно да се постигне
значително намалување на отпечатокот на големината на кодот.
• До 512 KB блиц на кодот на чипот поддржан со блицот
контролор и ECC
• 64 (4 × 16) KB податочна флеш меморија на чип со ECC
• До 48 KB SRAM на чип со ECC
• Единица за заштита на меморијата (MPU) со 8 дескриптори на регионот
и грануларност на регионот од 32 бајти
• Контролер за прекини (INTC) со 148 вектори за прекин,
вклучувајќи 16 надворешни извори на прекини и 18 надворешни
извори на прекин/будење
• Модулирана со фреквенција фаза-заклучена јамка (FMPLL)
• Архитектура на прекинувач со вкрстена лента за истовремен пристап до
периферни уреди, флеш меморија или RAM од повеќе автобуси
мајстори
• Модулот за помош за подигање (BAM) поддржува внатрешен блиц
програмирање преку сериска врска (CAN или SCI)
• Тајмерот поддржува влезно/излезни канали обезбедувајќи опсег од
16-битно снимање на влез, споредба на излезот и ширина на пулсот
функции за модулација (eMIOS-lite)
• 10-битен аналогно-дигитален конвертор (ADC)
• 3 модули за сериски периферен интерфејс (DSPI).
• До 4 сериски интерфејс за комуникација (LINFlex)
Модули
• До 6 подобрени целосни CAN (FlexCAN) модули со
прилагодливи бафери
• 1 модул за интерфејс за комуникација меѓу ИЦ (I2C).
• Поддржуваат до 123 пинови за општа намена што може да се конфигурираат
влезни и излезни операции (зависи од пакетот)
• Бројач за реално време (RTC) со извор на часовник од 128 kHz
или внатрешен RC осцилатор од 16 MHz кој поддржува автономен
будење со резолуција од 1 ms со максимален истек од 2
секунди
• До 6 тајмери за периодични прекини (PIT) со 32-битен бројач
резолуција
• 1 тајмер за системски модул (STM)
• Развојен интерфејс Nexus (NDI) по IEEE-ISTO
5001-2003 Класа два плус стандард
• Граници на уред/плочка Тестирање на скенирање поддржано со per
Заедничка тест акциона група (JTAG) на IEEE (IEEE 1149.1)
• Регулатор на напон на чип (VREG) за регулација на
влезно снабдување за сите внатрешни нивоа.